Aplikacija za izdelavo zadrževalnega vezja MOSFET z majhnim tokom

novice

Aplikacija za izdelavo zadrževalnega vezja MOSFET z majhnim tokom

Zadrževalno vezje MOSFET, ki vključuje upore R1-R6, elektrolitske kondenzatorje C1-C3, kondenzator C4, PNP triodo VD1, diode D1-D2, vmesni rele K1, primerjalnik napetosti, integrirani čip z dvojno časovno bazo NE556 in MOSFET Q1, z nožico št. 6 integriranega čipa NE556 z dvojno časovno bazo, ki služi kot vhod signala, in en konec upora R1, ki je istočasno povezan na Pin 6 integriranega čipa NE556 z dvojno časovno bazo, se uporablja kot vhod signala, en konec upora R1 je priključen na nožico 14 integriranega čipa NE556 z dvojno časovno bazo, en konec upora R2, en konec upora R4, oddajnik tranzistorja PNP VD1, odtok MOSFET Q1 in DC napajanje, drugi konec upora R1 pa je priključen na pin 1 integriranega čipa NE556 z dvojno časovno bazo, pin 2 integriranega čipa NE556 z dvojno časovno bazo, pozitivno elektrolitsko kapacitivnost kondenzatorja C1 in vmesni rele. K1 normalno zaprt kontakt K1-1, drugi konec vmesnega releja K1 normalno zaprt kontakt K1-1, negativni pol elektrolitskega kondenzatorja C1 in en konec kondenzatorja C3 sta priključena na ozemljitev napajanja, drugi konec kondenzatorja C3 je priključen na pin 3 integriranega čipa z dvojno časovno bazo NE556, pin 4 integriranega čipa z dvojno časovno bazo NE556 je istočasno povezan s pozitivnim polom elektrolitskega kondenzatorja C2 in drugim koncem upora R2, in negativni pol elektrolitskega kondenzatorja C2 je priključen na ozemljitev napajalnika, negativni pol elektrolitskega kondenzatorja C2 pa na ozemljitev napajalnika. Negativni pol C2 je priključen na ozemljitev napajalnika, pin 5 integriranega čipa NE556 z dvojno časovno bazo je povezan z enim koncem upora R3, drugi konec upora R3 je povezan s pozitivnim faznim vhodom komparatorja napetosti. , negativni fazni vhod napetostnega primerjalnika je hkrati povezan s pozitivnim polom diode D1 in drugim koncem upora R4, negativni pol diode D1 je povezan z ozemljitvijo napajanja in izhod komparator napetosti je povezan s koncem upora R5, drugi konec upora R5 pa s tripleksom PNP. Izhod komparatorja napetosti je priključen na en konec upora R5, drugi konec upora R5 je povezan z bazo PNP tranzistorja VD1, kolektor PNP tranzistorja VD1 je povezan s pozitivnim polom diode. D2, negativni pol diode D2 je hkrati povezan s koncem upora R6, koncem kondenzatorja C4 in vrati MOSFET-a, drugi konec upora R6, drugi konec kondenzator C4 in drugi konec vmesnega releja K1 sta povezana z napajalno površino, drugi konec vmesnega releja K1 pa je povezan z virom viraMOSFET.

 

Zadrževalno vezje MOSFET, ko A zagotavlja nizek sprožilni signal, je v tem času nastavljen integrirani čip NE556 z dvojno časovno bazo, integrirani čip z dvojno časovno bazo NE556 pina 5 visoko raven, visoko raven v pozitivni fazni vhod napetostnega primerjalnika, negativni fazni vhod komparatorja napetosti z uporom R4 in diodo D1 za zagotavljanje referenčne napetosti, v tem času je izhod komparatorja napetosti visok, visok nivo, da Trioda VD1 vodi, tok teče iz kolektorja triode VD1 napolni kondenzator C4 skozi diodo D2, hkrati pa MOSFET Q1 vodi, v tem času se tuljava vmesnega releja K1 absorbira in vmesni rele K1 normalno zaprt kontakt K 1-1 je odklopljen in po vmesnem rele K1 normalno zaprt kontakt K 1-1 je odklopljen, enosmerni napajalnik za 1 in 2 noge integriranega čipa NE556 z dvojno časovno bazo zagotavlja napajalno napetost, dokler ni napetost na pin 1 in pin 2 dvojnega integrirani čip NE556 s časovno bazo je napolnjen na 2/3 napajalne napetosti, integrirani čip z dvojno časovno bazo NE556 se samodejno ponastavi in ​​pin 5 integriranega čipa z dvojno časovno bazo NE556 se samodejno povrne na nizko raven, in naslednja vezja ne delujejo, medtem ko se v tem času kondenzator C4 izprazni, da ohrani prevodnost MOSFET Q1 do konca praznjenja kapacitivnosti C4 in sprostitve tuljave vmesnega releja K1, normalno zaprt kontakt vmesnega releja K1 K 11 zaprt, pri tem čas prek zaprtega vmesnega releja K1 normalno zaprt kontakt K 1-1 bo integriran čip z dvojno časovno bazo NE556 1 čevelj in 2 čevlja sprostitve napetosti izklopljen, za naslednjič na integrirani čip z dvojno časovno bazo NE556 pin 6 za zagotovitev nizke sprožilni signal za nastavitev integriranega čipa NE556 z dvojno časovno bazo za pripravo.

 

Struktura vezja te aplikacije je preprosta in nova, ko se integrirani čip z dvojno časovno bazo NE556 pin 1 in pin 2 polnita na 2/3 napajalne napetosti, integrirani čip z dvojno časovno bazo NE556 se lahko samodejno ponastavi, integrirani čip z dvojno časovno bazo Pin 5 NE556 se samodejno vrne na nizko raven, tako da nadaljnja vezja ne delujejo, tako da se samodejno ustavi polnjenje kondenzatorja C4 in po ustavitvi polnjenja kondenzatorja C4, ki ga vzdržuje MOSFET Q1 prevodno, lahko ta aplikacija neprekinjeno ohranjaMOSFETQ1 prevoden 3 sekunde.

 

Vključuje upore R1-R6, elektrolitske kondenzatorje C1-C3, kondenzator C4, PNP tranzistor VD1, diode D1-D2, vmesni rele K1, primerjalnik napetosti, integrirani čip z dvojno časovno bazo NE556 in MOSFET Q1, pin 6 integrirane dvojne časovne baze čip NE556 se uporablja kot vhod signala, en konec upora R1 pa je priključen na pin 14 integriranega čipa NE556 z dvojno časovno bazo, upor R2, pin 14 integriranega čipa NE556 z dvojno časovno bazo in pin 14 dvojnega časa osnovni integrirani čip NE556, upor R2 pa je priključen na pin 14 integriranega čipa z dvojno časovno bazo NE556. pin 14 integriranega čipa NE556 z dvojno časovno bazo, en konec upora R2, en konec upora R4, tranzistor PNP

                               

 

 

Kakšen princip delovanja?

Ko A zagotavlja nizek sprožilni signal, potem dvojni časovni osnovni integrirani čip NE556 nastavljen, dvojni časovni osnovni integrirani čip NE556 pin 5 izhod visoko raven, visoko raven v pozitivni fazni vhod napetostnega primerjalnika, negativni fazni vhod primerjalnik napetosti z uporom R4 in diodo D1 za zagotovitev referenčne napetosti, tokrat je izhodna visoka raven primerjalnika napetosti, visoka raven prevodnosti tranzistorja VD1, tok teče od kolektorja tranzistorja VD1 skozi diodo D2 do kondenzator C4 se trenutno polni, sesalna tuljava vmesnega releja K1, sesalna tuljava vmesnega releja K1. Tok, ki teče iz kolektorja tranzistorja VD1, se napolni na kondenzator C4 skozi diodo D2, hkrati pa seMOSFETQ1 vodi, v tem času je tuljava vmesnega releja K1 sesana in vmesni rele K1 normalno zaprt kontakt K 1-1 je odklopljen, in ko je vmesni rele K1 normalno zaprt kontakt K 1-1 odklopljen, moč Napajalna napetost, ki jo zagotavlja vir enosmernega napajanja na 1 in 2 čevlja integriranega čipa NE556 z dvojno časovno bazo, je shranjena do Ko je napetost na nožici 1 in nožici 2 integriranega čipa NE556 z dvojno časovno bazo napolnjena na 2/3 napajalne napetosti se integrirani čip NE556 z dvojno časovno bazo samodejno ponastavi in ​​pin 5 integriranega čipa NE556 z dvojno časovno bazo se samodejno povrne na nizko raven, naslednja vezja pa ne delujejo in v tem času kondenzator C4 se izprazni, da se ohrani prevodnost MOSFET Q1 do konca praznjenja kondenzatorja C4, in tuljava vmesnega releja K1 se sprosti, normalno zaprt kontakt vmesnega releja K1 K 1-1 pa se odklopi. Rele K1 normalno zaprt kontakt K 1-1 zaprt, tokrat prek zaprtega vmesnega releja K1 normalno zaprt kontakt K 1-1 bo dvojni časovni osnovni integrirani čip NE556 1 čevljev in 2 čevljev na sprostitvi napetosti, za naslednjič do pin 6 integriranega čipa NE556 z dvojno časovno bazo za zagotavljanje sprožilnega signala za nizko nastavitev, tako da se pripravijo na nabor integriranega čipa NE556 z dvojno časovno bazo.

 


Čas objave: 19. aprila 2024